1. Kondisi [kembali]
Buatlah rangkaian seperti gambar percobaan 4 dengan menggunakan D flip flop dan output seven segment common kanoda
2. Komponen [kembali]
a. IC 74HC74
b. Seven Segment
c. VCC
d. BCD 74LS48
e. LED
f. Resistor
g. Ground
h. Clock
a. IC 74HC74
b. Seven Segment
c. VCC
d. BCD 74LS48
e. LED
f. Resistor
g. Ground
h. Clock
3. Rangkaian Simulasi [kembali]
4. Prinsip kerja rangkaian [kembali]
Prinsip Kerja D flip flop adalah pengembangan dari SR flip
flop, dimana output terlarang tidak lagi terjadi. Kedua masukan input SR flip
flop dimodifikasi dengan menambahkan inverter sehingga D flip flop hanya
memiliki satu input saja. Rangkaian diatas merupakan 4-bit asynchronous (ripple)
up counter counter menggunakan 74HC74 D flip flop, dimana input dari flip flop
bergantung pada flip flop sebelumnya. Secara bergantian inputnya akan berjalan
dari 0000 hingga 1111.
Output dari flip-flop dihubungkan ke BCD 74LS48 sebelum dihubungkan ke seven segment common kanoda, berfungsi sebagai decoder agar output biner dapat terbaca.
Output dari rangkaian akan terlihat sebagai berikut (berdasarkan datasheet BCD 74LS48) :
Tidak ada komentar:
Posting Komentar